# 串行通信

嵌入式系统

## 通信

- 与外界的信息交换称为通信(讯)。
- 基本的通讯方式有并行通讯和串行通讯两种。
- 一条信息的各位数据被同时传送的通讯方式称 为并行通讯。
- 并行通讯的特点是:各数据位同时传送,传送速度快、效率高,但有多少数据位就需多少根数据线,因此传送成本高,且只适用于近距离(相距数米)的通讯。

### 串行通讯的概念



- 串行通讯:一条信息的各位数据被逐位按顺序传送的通讯方式称为串行通讯。
- 串行通讯的特点是:数据位传送,传按位顺序进行,最少只需一根传输线即可完成,
- 成本低但送速度慢。串行通讯的距离可以从几米到几千米。
- 根据信息的传送方向,串行通讯可以进一步分为

### 串口通讯--接口电路



- 能够完成上述"串<-->井"转换功能的电路,通常称为"通用异步收发器"(UART: Universal Asynchronous Receiver and Transmitter),
- 典型的芯片有: Intel 8250/8251.16550。

### 异步通信vs同步通信

异步通信是指通信的发送与接收设备使用各自的时钟控制数据的发送和接收过程。为使双方的收发协调,要求发送和接收设备的时钟尽可能一致。

### 异步通信

● 异步通信是以字符(构成的帧)为单位进 行传输,字符与字符之间的间隙(时间间 隔)是任意的,但每个字符中的各位是以 固定的时间传送的,即字符之间是异步的 (字符之间不一定有"位间隔"的整数倍的 关系),但同一字符内的各位是同步的(各 位之间的距离均为"位间隔"的整数倍)。

### 异步通信

异步通信的特点:不要求收发双方时钟的严格一致,实现容易,设备开销较小,但每个字符要附加2~3位用于起止位,各帧之间还有间隔,因此传输效率不高。

### 同步通信

同步通信时要建立发送方时钟对接收方时钟的直接控制,使双方达到完全同步。此时,传输数据的位之间的距离均为"位间隔"的整数倍,同时传送的字符间不留间隙,即保持位同步关系,也保持字符同步关系。

#### DTE和DCE

• DTE: Data Terminal Equipment

DCE: Data Communication Equipment

# 速率

- 比特率是每秒钟传输二进制代码的位数,单位是:位/秒(bps)。如每秒钟传送240个字符,而每个字符格式包含 I0位(I个起始位、I个停止位、8个数据位),这时的比特率 为:
  - I0位×240个/秒 = 2400 bps
- 波特率表示每秒钟调制信号变化的次数,单位是:波特 (Baud)。
- 波特率和比特率不总是相同的,对于将数字信号I或0直接 用两种不同电压表示的所谓基带传输,比特率和波特率是 相同的。所以,我们也经常用波特率表示数据的传输速率。

# 波特率

| 波特率<br>(bps) | 1 号电缆传输距离(英尺)<br>AWG#22带屏蔽 | 2 号电缆传输距离(英尺)<br>AWG#22不带屏蔽 |
|--------------|----------------------------|-----------------------------|
| 110          | 5000                       | 3000                        |
| 300          | 5000                       | 3000                        |
| 1200         | 3000                       | 3000                        |
| 2400         | 1000                       | 500                         |
| 4800         | 1000                       | 250                         |
| 9600         | 250                        | 250                         |

### 速度与距离

● 串行接口或终端直接传送串行信息位流的 最大距离与传输速率及传输线的电气特性 有关。当传输线使用每0.3m(约I英尺)有 50pF电容的非平衡屏蔽双绞线时,传输距 离随传输速率的增加而减小。当比特率超 过1000 bps 时,最大传输距离迅速下降, 如9600 bps 时最大距离下降到只有76m(约 250英尺)

### 流控制

- 解决丢失数据的问题
- 硬件流控制
  - 硬件流控制常用的有RTS/CTS(请求发送/ 清除发送)流控制和DTR/DSR(数据终端 就绪/数据设置就绪)流控制
- 软件流控制
  - 一般通过XON/XOFF来实现软件流控制。

### 奇偶校验

- 奇校验: 所有传送的数位(含字符的各数位和校验位)中,"I"的个数为奇数,如:
  - 10110, 0101
  - 00110, 0001
- 偶校验:所有传送的数位(含字符的各数位和校验位)中,"I"的个数为偶数,如:
  - I 0100, 0101
  - 0 0100, 0001

#### **RS232**

- EIA-RS-232C对电器特性、逻辑电平和各种信号线功能都作了规定。
- 在TxD和RxD上:
  - 逻辑I(MARK) =-3V~-I5V
  - 逻辑0(SPACE)=+3~+15V
- 在RTS、CTS、DSR、DTR和DCD等控制线上:
  - 信号有效(接通, ON状态, 正电压)=+3V~+I5V
  - 信号无效 (断开, OFF状态, 负电压) = -3V~-I5V

# 232主要信号

RS-232C 标准接口主要引脚定义。

| 插针序号。    | 信号名称。 | 功能。               | 信号方向。    |
|----------|-------|-------------------|----------|
| 1.0      | PGND₽ | 保护接地。             | +        |
| 2 (3) 0  | TXD₽  | 发送数据(串行输出)。       | DTE→DCE. |
| 3 (2) 0  | RXD₽  | 接收数据(串行输入)。       | DTE←DCE. |
| 4 (7) 0  | RTS.  | 请求发送。             | DTE→DCE. |
| 5 (8) 0  | CTS.  | 允许发送。             | DTE←DCE. |
| 6 (6) 0  | DSR₽  | DCE 就绪(数据建立就绪)↓   | DTE←DCE. |
| 7 (5) 0  | SGND₽ | 信号接地。             | ₽        |
| 8 (1) 4  | DCD.  | 载波检测。             | DTE←DCE. |
| 20 (4) 0 | DTR₽  | DTE 就绪(数据终端准备就绪)。 | DTE→DCE. |
| 22 (9) 🖟 | RI₽   | 振铃指示。             | DTE←DCE. |

注:插针序号()内为9针非标准连接器的引脚号。

### 连接铅的机械特性





这里是DTE的标识

# 基本接线方法

|            | 9针阜口 (DB9) |      |            | 25针串口 (DB25) |      |
|------------|------------|------|------------|--------------|------|
| 针号         | 功能说明       | 缩写   | <b>왉号</b>  | 功能说明         | 缩写   |
| 1          | 数据载波检测     | DCD  | 3          | 数据载波检测       | DCD  |
| 2          | 接收数据       | RXD  | 3          | 接收数据         | RXD  |
| 3          | 发送数据       | TXD  | 2          | 发送数据         | TXD  |
| <u>4</u> ļ | 数据终端准备     | DTR  | 20         | 数据终端准备       | DTR  |
| 5          | 信号地        | GND  | 7          | 信号地          | GND  |
| 8          | 数据设备准备好    | DSR  | 6          | 数据准备好        | DSR  |
| 7          | 请求发送       | RTS  | <u>-</u> ļ | 请求发送         | RTS  |
| 3          | 清除发送       | CLS  | 5          | 清除发送         | CLS  |
| 9          | 振铃指示       | DELL | 22         | 振铃指示         | DELL |

#### 接口信号DSR DTR

- 数据装置准备好(Data set ready-DSR)——有效时(ON)状态,表明通信装置处于可以使用的状态。
- 数据终端准备好(Data set ready-DTR)——有效时 (ON) 状态,表明数据终端可以使用。
- 这两个信号有时连到电源上,一上电就立即有效。
   这两个设备状态信号有效,只表示设备本身可用,并不说明通信链路可以开始进行通信了,能否开始进行通信要由下面的控制信号决定。

### 接口信号RTS CTS

- 请求发送(Request to send-RTS)——用来表示DTE请求DCE发送数据,即当终端要发送数据时,使该信号有效(ON状态),向MODEM请求发送。它用来控制MODEM是否要进入发送状态。
- 允许发送(Clear to send-CTS)——用来表示DCE准备好接收DTE发来的数据,是对请求发送信号RTS的响应信号。当MODEM已准备好接收终端传来的数据,并向前发送时,使该信号有效,通知终端开始沿发送数据线TxD发送数据。
- 这对RTS/CTS请求应答联络信号是用于半双工MODEM系统中发送方式和接收方式之间的切换。在全双工系统中作发送方式和接收方式之间的切换。在全双工系统中,因配置双向通道,故不需要RTS/CTS联络信号,使其变高。

# 单工、半双工和全双工

- 如果在通信过程的任意时刻,信息只能由 一方A传到另一方B,则称为单工。
- 如果在任意时刻,信息既可由A传到B. 又能由B传A,但只能由一个主义与此不同! 输存在,称为半双方领域的定义与此不同! 如果小心! 无线通信领域的定义与和B和B到
  - A的双向信号传输,则称为全双工。

### 接口信号DCD RI

- 接收线信号检出(Received Line detection-RLSD)——用来表示DCE已接通通信链路,告知DTE准备接收数据。当本地的MODEM收到由通信链路另一端(远地)的MODEM送来的载波信号时,使RLSD信号有效,通知终端准备接收,并且由MODEM将接收下来的载波信号解调成数字两数据后,沿接收数据线RxD送到终端。此线也叫做数据载波检出(Data Carrier dectection-DCD)线。
- 振铃指示(Ringing-RI)——当MODEM收到交换台送来的振 铃呼叫信号时,使该信号有效(ON状态),通知终端, 已被呼叫。

#### TxD和RxD

- 发送数据(Transmitted data-TxD)——通过 TxD终端将串行数据发送到MODEM, (DTE→DCE)。
- 接收数据(Received data-RxD)——通过 RxD线终端接收从MODEM发来的串行数 据, (DCE→DTE)。

#### RS232的不足

- 传输距离短,传输速率低: RS-232C总线标准受电容允许值的约束,使用时传输距离一般不要超过15米(线路条件好时也不超过几十米)。最高传送速率为20Kbps
- 有电平偏移: RS-232C总线标准要求收发双方共地。通信距离较大时,收发双方的地电位差别较大,在信号地上将有比较大的地电流并产生压降。
- 抗干扰能力差: RS-232C在电平转换时采用单端输入输出,在传输过程中当干扰和噪声混在正常的信号中。为了提高信噪比,RS-232C总线标准不得不采用比较大的电压摆幅。

#### **RS422**

● RS-422A输出驱动器为双端平衡驱动器。如果其 中一条线为逻辑"I"状态,另一条线就为逻辑 "0"、比采用单端不平衡驱动对电压的放大倍数 大一倍。差分电路能从地线干扰中拾取有效信号, 差分接收器可以分辨200mV以上电位差。若传输 过程中混入了干扰和噪声,由于差分放大器的作 用,可使干扰和噪声相互抵消。因此可以避免或 大大减弱地线干扰和电磁干扰的影响。RS-422A 传输速率(90Kbps)时,传输距离可达1200米。

#### **RS-485**

- RS-485是RS-422A的变型: RS-422A用于全双工,而RS-485则用于半双工。RS-485是一种多发送器标准,在通信线路上最多可以使用32 对差分驱动器/接收器。如果在一个网络中连接的设备超过32个,还可以使用中继器。
- RS-485的信号传输采用两线间的电压来表示逻辑I和逻辑O。由于发送方需要两根传输线,接收方也需要两根传输线。传输线采用差动信道,所以它的干扰抑制性极好,又因为它的阻抗低,无接地问题,所以传输距离可达I200米,传输速率可达IMbps。

### 面向字符的包

● 传送的数据和控制信息都必须由规定的字符集(如 ASCII码)中的字符所组成。帧头为1个或2个同步 字符SYN(ASCII码为16H)。SOH为序始字符 (ASCII码为01H),表示标题的开始,标题中包 含源地址、目标地址和路由指示等信息。STX为文 始字符(ASCII码为02H),表示传送的数据块开 始。数据块是传送的正文内容,由多个字符组成。 数据块后面是组终字符ETB(ASCII码为17H)或文 终字符ETX(ASCII码为03H)。然后是校验码。

### 面向流的包

- 将数据块看作数据流,并用序列011110 作为开始和结束标志。为了避免在数据流 中出现序列OIIIIIO时引起的混乱,发送 方总是在其发送的数据流中每出现5个连续 的1就插入一个附加的0;接收方则每检测 到5个连续的I并且其后有一个0时,就删除 该0。
- 典型的面向位的同步协议如ISO的高级数据 链路控制规程HDLC

### 同步通信

● 同步通信时要建立发送方时钟对接收方 时钟的直接控制,使双方达到完全同步。 此时,传输数据的位之间的距离均为"位 间隔"的整数倍,同时传送的字符间不留 间隙, 即保持位同步关系, 也保持字符 同步关系。发送方对接收方的同步可以 诵过两种方法实现。

#### 同步通信

- Send a separate clock line with data
- SPI (serial peripheral interface) protocol
- I2C (or I2C) protocol
- Encode a clock with data so that clock be extracted or data has guaranteed transition density with receiver clock via Phase-Locked-Loop (PLL)
- IEEE Firewire (clock encoded in data)
- USB (data has guaranteed transition density)

#### SPI

- Serial Peripherals Interface
- 应用于外部移位寄存器、D/A、A/D、串行EPROM、LED显示驱动器等外部设备进行扩展

#### SPI接线

- 4线:
  - MOSI-SPI从输入、主输出
  - MISO-SPI主输入、从输出
  - SPICLK SPI时钟
  - SPICE-SPI从发送使能

# 典型接线



SPI的通信双方是不平等的

#### SPI基础

- A communication protocol using 4 wires
  - Also known as a 4 wire bus
- Used to communicate across small distances
- Multiple Slaves, Single Master
- Synchronized

#### SPI能力

- Always Full Duplex
  - Communicating in two directions at the same time
  - Transmission need not be meaningful
- Multiple Mbps transmission speed
- Transfers data in 4 to 16 bit characters
- Multiple slaves
- Daisy-chaining possible

#### SPI协议

- Wires:
  - Master Out Slave In (MOSI)
  - Master In Slave Out (MISO)
  - System Clock (SCLK)
  - Slave Select I...N
- Master Set Slave Select low
- Master Generates Clock
- Shift registers shift in and out data

# 协议



 Master shifts out data to Slave, and shift in data from Slave

# 多客户端





# SPI优点

- Fast and easy
  - Fast for point-to-point connections
  - Easily allows streaming/Constant data inflow
  - No addressing/Simple to implement
- Everyone supports it

# SPI缺点

- SS makes multiple slaves very complicated
- No acknowledgement ability
- No inherent arbitration
- No flow control

# I2C总线

I2C is a two wire serial interface.



# 总线?



© Charles River Media 2005

# 以太网总线



# 12C

- Multiple receivers do not require separate select lines as in SPI
- At start of each I2C transaction a 7-bit device address is sent
- Each device listens if device address matches internal address, then device responds
- SDA (data line) is bidirectional, communication is half duplex
- SDA, SCLK are open-drain, require external pullups
- Allows multiple bus masters

#### pullups are needed I2C Bus Addressing Encoded within device device specific '0' Master to Slave I<sup>2</sup>C Peripheral (address = 0b *mmmm* A2 A1 A0 R/W#) '1' Slave to Master PIC A2 External Connections **SCL** SCL personalize address A1 SDA SDA A0SCL: Clock I<sup>2</sup>C Peripheral I<sup>2</sup>C Peripheral SDA: Data Both SCL, SDA A2 A2 **SCL** SCL are bidirectional A1 A1 SDA SDA A0A0© Charles River Media 2005

No chip selects needed!!!!!

### I2C Bus Transfer



Multiple bytes sent in a transaction; every 8 bits has a 9<sup>th</sup> bit that is an acknowledge.



#### Write (master to slave)



#### Read (master from slave)



V 0.3

47

# Example: I<sup>2</sup>C Serial EEPROM

Will use the Microchip 24LC515 Serial EEPROM to discuss I<sup>2</sup>C operation.

The 24LC515 is a 64K x 8 memory. This would require 16 address lines, and 8 data lines if a parallel interface was used, which would exceed the number of available IO pins our PIC18F242!!!

Putting a serial interface on a memory device lowers the required pin count.

Reduces speed since data has to be sent serially, but now possible to add significant external storage to a low pincount micro controller.

# I<sup>2</sup>C Device Addressing

Each I2C device has either a 7-bit or 10-bit device address.

We will use an I2C EEPROM and an I2C DAC (Digital-to-Analog Converter, MAX517) in lab. Both of these devices have a 7-bit address.

Upper four bits are assigned by device manufacturer and are hardcoded in the device. Lower three bits are used in different ways by manufacturer.



LC515 control byte (contains slave address):

| 7654    | 3               | 2   | 1          | 0                  | $R/\overline{W}=1$ |
|---------|-----------------|-----|------------|--------------------|--------------------|
| 1 0 1 0 | DO              | A 1 | <b>A</b> O | D / <del>111</del> | for read, 0        |
| 1010    | $ \mathbf{R}0 $ | AI  | A0         | K/W                | for write.         |

'B0' is block select (upper/lower 32K). A1, A0 at chip selects, four devices on one bus.

IDLE: SCL, SDA high.

### I2C Transmission

#### FIGURE 4-1: DATA TRANSFER SEQUENCE ON THE SERIAL BUS



START: high to low transition on SDA while SCL high.

Valid data:
While clock is high, data valid and stable.

Data changes while clock is low.

STOP: low to high transition on SDA while SCL high.

### Acknowledgement

ACK sent by slave after every 8-bits received. Master releases line (stops driving), samples line on next clock.

Slave MUST pull line low. If Master does not detect ACK, then sets error bit. If Slave does not pull line low, the pullup resistors will pull the line low.

Most common cause of ACK error – incorrect device address.



V U.J J1

### Byte Write Operation

- Byte Write: used to write one byte
  - Send Control Byte, High address byte, low address byte, data.
  - After data is sent, takes 5 ms for write to complete
  - -SLOOOOWWWWW....



# Page Write Operation

- Send a block of 64 bytes, then perform write
  - -Send starting address, followed by 64 bytes
  - -After 64 bytes sent, wait 5 ms for write to complete
  - -Much faster than individual writes

# FIGURE 6-2: PAGE WRITE S T A CONTROL ADDRESS ADDRESS

BUS ACTIVITY A CONTROL ADDRESS ADDRESS ADDRESS LOW BYTE DATA BYTE 0 DATA BYTE 63 OF PSTANDER STANDER S

Address should be on a page boundary. For page size = 64 = 0x40, starting address should be a multiple of 64.

# Speed Comparison

- Assume a 400 Khz I<sup>2</sup>C bus, 2.5 us clock period (2.5 e-6)
- Random write:
  - -9 bit transmission = 2.5 us \* 9 = 22.5 us
  - -5 ms + 22.5 us\* 4 (control,addhi,addlo,data) = 5.09 ms
  - -For 64 bytes = 325 ms approximately, not counting software overhead.
- Page Write
  - -67 bytes total (control, addhi, addlo, data)
  - -5 ms + 67 \* 22.5 us = 6.5 ms!!!

# Checking for end-of-write

Timing on write is guaranteed to finish after 5 ms. But can end sooner; to determine if write finished use polling method.

No ACK means device is still busy with last write.



V 0.3

55

### Read Operation: Current Address

- An internal counter is used to keep track of last address used
- A current address read uses this address, only sends the command byte
  - Internal counter incremented after read operation



### Random Read Operation

• Must first set the internal address counter by starting a write operation, but aborting by not sending data byte



# Sequential Read

- Like a current address read, but after Slave sends data byte, Master sends ACK instead of STOP
  - -Slave then sends next byte
  - -Can do this from 0x0000h to 0x7FFF (lower 32K block). When 0x7FFF is reached, address rolls over to 0x0000
  - -Upper block goes from 0x8000 to 0xFFFF; at 0xFFFF address rolls over to 0x8000
  - Internal address counter is only 15 bits wide.



### Two Buffers



At least one of the 64 byte buffers MUST be in bank1, not enough room for both in bank0.

While writing data to EEPROM from one buffer, use other buffer to receive incoming data.

ISR sets write\_flag to indicate to main() that 64 bytes has been received, and that block\_mem\_write() should be called.

active\_buffer flag set by main() to indicate what buffer the ISR uses for byte storage.

# Streaming Write Loop: main()

**Streaming Write Loop** 



V 0.3